加利福尼亞州山景城2021年3月22日 /美通社/ --
要點(diǎn):
新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼: SNPS)近日宣布推出業(yè)界首個(gè)面向PCI Express®(PCIe®)6.0技術(shù)的完整IP核解決方案,其中包括控制器、 PHY和驗(yàn)證IP,可實(shí)現(xiàn)PCIe 6.0片上系統(tǒng)(SoC)設(shè)計(jì)的早期開(kāi)發(fā)?;谛滤伎萍紡V泛部署并經(jīng)過(guò)硅驗(yàn)證的面向PCIe 5.0的DesignWare®IP核,面向PCIe 6.0的全新DesignWare IP核支持標(biāo)準(zhǔn)規(guī)范的最新功能,其中包括64GT/s PAM-4信號(hào)傳輸、FLIT模式和L0p功耗狀態(tài)。新思科技的完整IP解決方案可滿(mǎn)足高性能計(jì)算、AI和存儲(chǔ)SoC在延遲、帶寬和功耗效率方面不斷提高的要求。
為了實(shí)現(xiàn)最低延遲并最大限度地提高所有傳輸規(guī)模的吞吐量,面向PCI Express 6.0的DesignWare控制器采用MultiStream架構(gòu),可提供相當(dāng)于Single-Stream設(shè)計(jì)2倍的性能。該控制器采用1024位架構(gòu),可讓開(kāi)發(fā)者在1GHz時(shí)序收斂的條件下實(shí)現(xiàn)64GT/s x 16的帶寬。此外,該控制器還可在處理多個(gè)數(shù)據(jù)源以及使用多個(gè)虛擬通道時(shí)提供最佳流量。為了通過(guò)內(nèi)置驗(yàn)證計(jì)劃、序列和功能覆蓋來(lái)加快測(cè)試平臺(tái)的開(kāi)發(fā),面向PCIe的VC驗(yàn)證IP采用了本地SystemsVerilog/UVM架構(gòu),只需小量的工作即可完成集成、配置和定制。
新思科技面向PCIe 6.0的DesignWare PHY IP可提供獨(dú)特的自適應(yīng)DSP算法,可優(yōu)化模擬和數(shù)字均衡,從而最大限度地提高功耗效率,而不受通道影響。借助正在申請(qǐng)專(zhuān)利的診斷功能,PHY可實(shí)現(xiàn)接近零的鏈路關(guān)閉時(shí)間。面向PCIe 6.0的DesignWare PHY IP感知布局架構(gòu)可最大限度地減少封裝串?dāng)_,并支持針對(duì)x16鏈路的密集SoC集成。為基于ADC的架構(gòu)采用優(yōu)化數(shù)據(jù)路徑可實(shí)現(xiàn)超低延遲。
新思科技IP營(yíng)銷(xiāo)和戰(zhàn)略高級(jí)副總裁John Koeter表示:“云計(jì)算、存儲(chǔ)和機(jī)器學(xué)習(xí)等領(lǐng)先應(yīng)用需要傳輸大量數(shù)據(jù),這要求開(kāi)發(fā)者以最小的延遲集成最新的高速接口,以滿(mǎn)足這些系統(tǒng)的帶寬需求。通過(guò)新思科技面向PCI Express 6.0的完整DesignWare IP解決方案,我們的客戶(hù)可以及早開(kāi)始其基于PCIe 6.0的設(shè)計(jì),并利用新思科技在PCI Express方面的豐富專(zhuān)業(yè)知識(shí)和卓越領(lǐng)先地位,加速其在芯片領(lǐng)域的成功之路。”
Intel技術(shù)計(jì)劃總監(jiān)Jim Pappas表示:“PCI Express是歷史上使用最廣泛、可擴(kuò)展最強(qiáng)的互連技術(shù)。新思科技的最新DesignWare IP是全球生態(tài)系統(tǒng)持續(xù)致力于PCIe 6.0這一重要行業(yè)標(biāo)準(zhǔn)的領(lǐng)先指標(biāo),并為PCIe第6代的開(kāi)發(fā)和未來(lái)英特爾平臺(tái)上的應(yīng)用奠定了基礎(chǔ)?!?/p>
上市時(shí)間和資源
面向PCIe 6.0早期訪(fǎng)問(wèn)的DesignWare控制器和PHY IP計(jì)劃將于2021年第三季度推出。面向PCIe 6.0的驗(yàn)證IP現(xiàn)已推出。有關(guān)更多信息,請(qǐng)?jiān)L問(wèn)DesignWare IP for PCIe 6.0。
新思科技DesignWare IP簡(jiǎn)介
新思科技是提供面向片上系統(tǒng) (SoC) 設(shè)計(jì)的高質(zhì)量硅驗(yàn)證IP核解決方案的領(lǐng)先供應(yīng)商。廣義上的DesignWare IP核組合包括邏輯庫(kù)、嵌入式存儲(chǔ)器、PVT傳感器、嵌入式測(cè)試、模擬IP核、有線(xiàn)和無(wú)線(xiàn)接口IP核、安全I(xiàn)P核、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計(jì)、軟件開(kāi)發(fā)以及將IP核整合進(jìn)芯片,新思科技IP核Accelerated計(jì)劃提供IP核原型設(shè)計(jì)套件、IP核軟件開(kāi)發(fā)套件和IP核子系統(tǒng)。新思科技對(duì)IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強(qiáng)大的IP核開(kāi)發(fā)方法使設(shè)計(jì)人員能夠降低整合風(fēng)險(xiǎn),并加快上市時(shí)間。垂詢(xún)新思科技DesignWare IP詳情,請(qǐng)?jiān)L問(wèn)https://www.synopsys.com/designware。
關(guān)于新思科技
新思科技(Synopsys, Inc., 納斯達(dá)克股票代碼:SNPS)是眾多創(chuàng)新型公司的Silicon to Software?(“芯片到軟件”)合作伙伴,這些公司致力于開(kāi)發(fā)我們?nèi)粘K蕾?lài)的電子產(chǎn)品和軟件應(yīng)用。作為一家被納入標(biāo)普500強(qiáng)(S&P 500)的公司,新思科技長(zhǎng)期以來(lái)一直處于全球電子設(shè)計(jì)自動(dòng)化(EDA)和半導(dǎo)體IP產(chǎn)業(yè)的領(lǐng)先地位,并提供業(yè)界最廣泛的應(yīng)用程序安全測(cè)試工具和服務(wù)組合。無(wú)論您是創(chuàng)建先進(jìn)半導(dǎo)體的片上系統(tǒng)(SoC)的設(shè)計(jì)人員,還是編寫(xiě)需要更高安全性和質(zhì)量的應(yīng)用程序的軟件開(kāi)發(fā)人員,新思科技都能夠提供您的創(chuàng)新產(chǎn)品所需要的解決方案。有關(guān)更多信息,請(qǐng)?jiān)L問(wèn)http://www.synopsys.com/zh-cn。
編輯部聯(lián)系人:
Camille Xu
Synopsys, Inc.
wexu@synopsys.com
Kelly James
Synopsys, Inc.
kellyj@synopsys.com