新時(shí)鐘轉(zhuǎn)換器可降低光纖和網(wǎng)絡(luò)通信應(yīng)用中光纖傳輸網(wǎng)絡(luò)映射和以太網(wǎng)線路卡的擁有成本。
北京2014年5月22日電 /美通社/ -- Analog Devices, Inc.(NASDAQ:ADI)全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,近日推出搭載時(shí)鐘乘法器的多重服務(wù)型自適應(yīng)四通道時(shí)鐘轉(zhuǎn)換器AD9554,該器件可以為多種系統(tǒng)提供抖動(dòng)清除和同步功能,包括同步光纖網(wǎng)絡(luò)(SONET/SDH)。與維持多個(gè)器件不同的時(shí)鐘配置相比,其輸入端嵌入的交叉點(diǎn)開(kāi)關(guān)帶來(lái)了更大的靈活性,降低了擁有成本。AD9554功耗僅為940 mW,同時(shí)還能在430 kHz至941 MHz的輸出范圍內(nèi)產(chǎn)生最多8個(gè)輸出時(shí)鐘,與4個(gè)2 kHz至1 GHz外部輸入?yún)⒖紩r(shí)鐘同步,其環(huán)路帶寬低至0.1 Hz。4個(gè)模數(shù)鎖相環(huán)(ADPLL)可減少外部參考時(shí)鐘存在的輸入抖動(dòng)或相位噪聲。借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9554也能持續(xù)產(chǎn)生低抖動(dòng)輸出時(shí)鐘。AD9554具有自適應(yīng)時(shí)鐘功能,允許用戶在DPLL鎖定期間動(dòng)態(tài)改變其分頻比。
AD9554時(shí)鐘轉(zhuǎn)換器的高集成度、自適應(yīng)式時(shí)鐘功能以及DPLL中嵌入的光纖傳輸網(wǎng)絡(luò)(OTN)映射算法,可簡(jiǎn)化時(shí)鐘電路、消除軟件控制例程,從而降低系統(tǒng)成本。在50 kHz至80 MHz范圍內(nèi),輸出抖動(dòng)為250 fs,12 kHz至20 MHz范圍內(nèi)則為350 fs。
AD9554主要特性:
o 4種參考輸入方式(單端或差分)
o 8路輸出(單端或差分)
報(bào)價(jià)、供貨與配套產(chǎn)品
產(chǎn)品 | 樣片供貨 | 全面量產(chǎn) | 千片訂量報(bào)價(jià) | 封裝 |
AD9554BCPZ | 現(xiàn)在 | 現(xiàn)在 | 21.33美元/片 | 72引腳LFCSP封裝 |
AD9554可搭載ADI的下列產(chǎn)品用于網(wǎng)絡(luò)應(yīng)用設(shè)計(jì):
AD9525低抖動(dòng)時(shí)鐘發(fā)生器
ADF4150小數(shù)N分頻PLL頻率合成器
ADF4350寬帶頻率合成器,集成VCO
# # #
EngineerZone 是 Analog Devices, Inc. 的商標(biāo)。
欲訂閱ADI新聞資料,請(qǐng)?jiān)L問(wèn):
http://www.analog.com/zh/pr0522/news
欲訂閱ADI公司的每月技術(shù)雜志Analog Dialogue(模擬對(duì)話),請(qǐng)?jiān)L問(wèn):http://www.analog.com/zh/pr0522/analogdialogue